UPD77210F1-DA2 データシート Renesas

UPD77210F1-DA2 - RENESAS の商品詳細ページです。

1
No Image
2営業日以内に回答いたします

UPD77210F1-DA2 の詳細情報

  • 仕様・詳細
  • メーカー情報
型番UPD77210F1-DA2
メーカーRENESAS
データシートProduct_list_pdf
Address Bus Width 2
Barrel Shifter NO
Boundary Scan YES
Clock Frequency-Max 160 MHz
External Data Bus Width 16
Format FIXED POINT
Integrated Cache NO
Internal Bus Architecture MULTIPLE
JESD-30 Code S-PBGA-B161
JESD-609 Code e0
Length 10 mm
Low Power Mode YES
Number of DMA Channels 8
Number of External Interrupts 16
Number of Terminals 161
Number of Timers 2
On Chip Data RAM Width 16
Operating Temperature-Max 70 Cel
Operating Temperature-Min -20 Cel
Package Body Material PLASTIC/EPOXY
Package Code BGA
Package Shape SQUARE
Package Style GRID ARRAY Meter
Qualification Status Not Qualified
ROM Programmability MROM
Seated Height-Max 1.33 mm
Supply Voltage-Max 1.65 V
Supply Voltage-Min 1.425 V
Supply Voltage-Nom 1.5 V
Surface Mount YES
Technology CMOS
Temperature Grade COMMERCIAL
Terminal Finish TIN LEAD
Terminal Form BALL
Terminal Pitch 0.65 mm
Terminal Position BOTTOM
Width 10 mm
uPs/uCs/Peripheral ICs Type DIGITAL SIGNAL PROCESSOR, OTHER
会社名称ルネサス エレクトロニクス株式会社
設立2002年11月1日
資本金100億円
所在地135-0061 東京都江東区豊洲三丁目2番24号
URLhttp://am.renesas.com/

UPD77210F1-DA2のレビュー

UPD77210F1-DA2 のご注文について