HD74LVC374ATELL データシート Renesas

HD74LVC374ATELL - RENESAS の商品詳細ページです。

1
HD74LVC374ATELL
  • HD74LVC374ATELL
  • HD74LVC374ATELL
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
2営業日以内に回答いたします

CMOS標準ロジックIC|パッケージ:TSSOP|梱包:テーピング(リール)

HD74LVC374ATELL の詳細情報

  • 仕様・詳細
  • メーカー情報
型番HD74LVC374ATELL
メーカーRENESAS
種別CMOS標準ロジックIC
データシートProduct_list_pdf
Family LVC/LCX/Z
JESD-30 Code R-PDSO-G20
JESD-609 Code e4
Length 6.5 mm
Load Capacitance (CL) 50 pF
Logic IC Type BUS DRIVER
Max Frequency@Nom-Sup 100000000 Hz
Max I(ol) 0.024 Amp
Moisture Sensitivity Level 1
Number of Bits 8
Number of Functions 1
Number of Ports 2
Number of Terminals 20
Operating Temperature-Max 85 Cel
Operating Temperature-Min -40 Cel
Output Characteristics 3-STATE
Output Polarity TRUE
Package Body Material PLASTIC/EPOXY
Package Code TSSOP
Package Equivalence Code TSSOP20,.25
Package Shape RECTANGULAR
Package Style SMALL OUTLINE, THIN PROFILE, SHRINK PITCH Meter
Packing Method TR
Peak Reflow Temperature (Cel) 260
Power Supplies 3.3 V
Prop. Delay@Nom-Sup 8.5 ns
Propagation Delay (tpd) 9.5 ns
Qualification Status Not Qualified
Seated Height-Max 1.1 mm
Sub Category FF/Latches
Supply Voltage-Max (Vsup) 5.5 V
Supply Voltage-Min (Vsup) 2 V
Supply Voltage-Nom (Vsup) 2.7 V
Surface Mount YES
Technology CMOS
Temperature Grade INDUSTRIAL
Terminal Finish Nickel/Palladium/Gold (Ni/Pd/Au)
Terminal Form GULL WING
Terminal Pitch 0.65 mm
Terminal Position DUAL
Time@Peak Reflow Temperature-Max (s) 20
Trigger Type POSITIVE EDGE
Width 4.4 mm
会社名称ルネサス エレクトロニクス株式会社
設立2002年11月1日
資本金100億円
所在地135-0061 東京都江東区豊洲三丁目2番24号
URLhttp://am.renesas.com/

HD74LVC374ATELLのレビュー

HD74LVC374ATELL のご注文について