HD74LV2G32AUSE データシート Renesas

HD74LV2G32AUSE - RENESAS の商品詳細ページです。

1
HD74LV2G32AUSE
  • HD74LV2G32AUSE
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
  • no_image
2営業日以内に回答いたします

CMOS標準ロジックIC

HD74LV2G32AUSE の詳細情報

  • 仕様・詳細
  • メーカー情報
型番HD74LV2G32AUSE
メーカーRENESAS
種別CMOS標準ロジックIC
データシートProduct_list_pdf
Family LV/LV-A/LVX/H
JESD-30 Code R-PDSO-G8
JESD-609 Code e0
Length 2.3 mm
Load Capacitance (CL) 50 pF
Logic IC Type OR GATE
Max I(ol) 0.006 Amp
Moisture Sensitivity Level 1
Number of Functions 2
Number of Inputs 2
Number of Terminals 8
Operating Temperature-Max 85 Cel
Operating Temperature-Min -40 Cel
Package Body Material PLASTIC/EPOXY
Package Code VSSOP
Package Equivalence Code TSSOP8,.12,20
Package Shape RECTANGULAR
Package Style SMALL OUTLINE, VERY THIN PROFILE, SHRINK PITCH Meter
Packing Method TR
Peak Reflow Temperature (Cel) 260
Power Supplies 3.3 V
Prop. Delay@Nom-Sup 13 ns
Propagation Delay (tpd) 34 ns
Qualification Status Not Qualified
Schmitt Trigger NO
Seated Height-Max 0.9 mm
Sub Category Gates
Supply Voltage-Max (Vsup) 5.5 V
Supply Voltage-Min (Vsup) 1.65 V
Supply Voltage-Nom (Vsup) 1.8 V
Surface Mount YES
Technology CMOS
Temperature Grade INDUSTRIAL
Terminal Finish Tin/Lead (Sn/Pb)
Terminal Form GULL WING
Terminal Pitch 0.5 mm
Terminal Position DUAL
Time@Peak Reflow Temperature-Max (s) 20
Width 2 mm
会社名称ルネサス エレクトロニクス株式会社
設立2002年11月1日
資本金100億円
所在地135-0061 東京都江東区豊洲三丁目2番24号
URLhttp://am.renesas.com/

HD74LV2G32AUSEのレビュー

HD74LV2G32AUSE のご注文について