HD74LV1G32AVS データシート Renesas

HD74LV1G32AVS - RENESAS の商品詳細ページです。

1
No Image
2営業日以内に回答いたします

CMOS標準ロジックIC

HD74LV1G32AVS の詳細情報

  • 仕様・詳細
  • メーカー情報
型番HD74LV1G32AVS
メーカーRENESAS
カテゴリその他-汎用IC
種別CMOS標準ロジックIC
データシートProduct_list_pdf
Activity -
Application -
Automotive -
BusFormat -
Channel(ch) -
Description -
Family LV/LV-A/LVX/H
Family. 74LV1GA LV1GTA
Features -
Function 2input OR Gate
II (mA) -
Icc(mA)max. -
Io (mA) /Duty ratio (%) -
Iout(mA) ±12
JESD-30 Code R-PDSO-F5
JESD-609 Code e0
Length 1.6 mm
Load Capacitance (CL) 50 pF
Logic IC Type OR GATE
Max I(ol) 0.006 Amp
Moisture Sensitivity Level 1
Number of Functions 1
Number of Inputs 2
Number of Terminals 5
Numberof Channel 1
Operating Temperature-Max 85 Cel
Operating Temperature-Min -40 Cel
OutputFrequency(MHz) max. -
OutputFrequency(MHz) min. -
Package Body Material PLASTIC/EPOXY
Package Code VSOF
Package Equivalence Code FL5/6,.047,20
Package Shape RECTANGULAR
Package Style SMALL OUTLINE, VERY THIN PROFILE Meter
Packing Method TR
Peak Reflow Temperature (Cel) 260
Performance -
Power Supplies 3.3 V
Prop. Delay@Nom-Sup 13 ns
Propagation Delay (tpd) 34 ns
PropagationDelay(ns) max. 6.5
Pt (W) -
Qualification Status Not Qualified
SSC clock outfreq. ratio(XIN: SSCOUT) -
SSCModuration -
Schmitt Trigger NO
Seated Height-Max 0.6 mm
Sub Category Gate
Supply Voltage-Max (Vsup) 5.5 V
Supply Voltage-Min (Vsup) 1.65 V
Supply Voltage-Nom (Vsup) 1.8 V
Surface Mount YES
Targetapplication -
Technology CMOS
Temperature Grade INDUSTRIAL
Terminal Finish TIN BISMUTH
Terminal Form FLAT
Terminal Pitch 0.5 mm
Terminal Position DUAL
Time@Peak Reflow Temperature-Max (s) 20
Topa[Tjopa](degC)max. 85
Topa[Tjopa](degC)min. -40
Usage/field -
Vcc(V)max. 5.5
Vcc(V)min. 1.65
Vo(V) -
Vo(V)max. -
Waferprocess -
Width 1.2 mm
シミュレーションデータ IBIS
ステータス In Mass Production
パッケージコード PUSN0005KA-A(TNP-5DV)
ピン数 5
備考 -
構成[素子] -
機能中分類 OR Gate
機能大分類 Gate
発注制約 -
会社名称ルネサス エレクトロニクス株式会社
設立2002年11月1日
資本金100億円
所在地135-0061 東京都江東区豊洲三丁目2番24号
URLhttp://am.renesas.com/

HD74LV1G32AVSのレビュー

HD74LV1G32AVS のご注文について