DM74LS109AN データシート Fairchild

DM74LS109AN - FAIRCHILD の商品詳細ページです。

1
No Image
2営業日以内に回答いたします

アドバンストLS-TTL トランジスタ・トランジスタ・ロジック|パッケージ: Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide

DM74LS109AN の詳細情報

  • 仕様・詳細
  • メーカー情報
型番DM74LS109AN
メーカーFAIRCHILD
種別CMOS標準ロジックIC
データシートProduct_list_pdf
Family LS
JESD-30 Code R-PDIP-T16
JESD-609 Code e0
Length 19.305 mm
Load Capacitance (CL) 15 pF
Logic IC Type J-KBAR FLIP-FLOP
Max Frequency@Nom-Sup 20000000 Hz
Max I(ol) 0.008 Amp
Number of Bits 2
Number of Functions 2
Number of Terminals 16
Operating Temperature-Max 70 Cel
Operating Temperature-Min 0 Cel
Output Polarity COMPLEMENTARY
Package Body Material PLASTIC/EPOXY
Package Code DIP
Package Equivalence Code DIP16,.3
Package Shape RECTANGULAR
Package Style IN-LINE Meter
Peak Reflow Temperature (Cel) NOT SPECIFIED
Power Supplies 5 V
Power Supply Current-Max (ICC) 8 mA
Prop. Delay@Nom-Sup 35 ns
Propagation Delay (tpd) 30 ns
Qualification Status Not Qualified
Seated Height-Max 5.08 mm
Sub Category FF/Latch
Supply Voltage-Max (Vsup) 5.25 V
Supply Voltage-Min (Vsup) 4.75 V
Supply Voltage-Nom (Vsup) 5 V
Surface Mount NO
Technology TTL
Temperature Grade COMMERCIAL
Terminal Finish TIN LEAD
Terminal Form THROUGH-HOLE
Terminal Pitch 2.54 mm
Terminal Position DUAL
Time@Peak Reflow Temperature-Max (s) NOT SPECIFIED
Trigger Type POSITIVE EDGE
Width 7.62 mm
fmax-Min 20 MHz
会社名称Fairchild Semiconductor Corporation
設立1957
所在地3030 Orchard Parkway San Jose, CA 95134 United States
URLhttp://www.fairchildsemi.com/

DM74LS109ANのレビュー

DM74LS109AN のご注文について